基于FPGA的雷達回波采集存儲系統(tǒng)設計.pdf_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、雷達回波數(shù)據(jù)對現(xiàn)代雷達的研制工作有重要意義,同時對回波數(shù)據(jù)的分析是雷達應用的基礎。本文結合實驗室課題的具體指標要求,針對應用于彈載、機載、船載等特殊領域下的雷達,設計了基于FPGA的雷達回波采集存儲設備對其雷達回波數(shù)據(jù)進行實時高速采集、抗干擾傳輸與可靠存儲,供事后對數(shù)據(jù)回讀并做相應分析。
  在對被采集信號進行分析、建模、仿真的基礎之上,并結合具體指標要求。采用將采編單元與存儲單元分離,兩者之間通過LVDS信號形式進行傳輸?shù)目傮w方

2、案。采編單元上電啟動后開始工作,將經AD采集轉換處理后的數(shù)字量送至存儲單元,存儲單元在接收到啟動信號之后對數(shù)據(jù)進行接收并存儲。存儲方式采用FIFO緩存、FLASH存儲陣列與并行流水線操作方式。分別使用ISE14.7與Cadence16.5對系統(tǒng)的軟硬件模塊進行設計與實現(xiàn),包括有AD模塊、接口轉化、FPGA控制、存儲模塊、電源模塊、讀數(shù)模塊、上位機等部分。
  對可能影響系統(tǒng)可靠性的各類因素進行了分析,并將這些分析結果與思想貫穿整個

3、系統(tǒng)設計過程。主要選擇對系統(tǒng)可靠性影響最大的兩類因素進行分析:1指標規(guī)定了存儲單元的外殼體的尺寸,進而限制實際放置PCB板的空間大小。選取PCB板中的幾組關鍵信號進行反射與串擾的仿真,在仿真基礎上做出規(guī)則限制,按照限制后的規(guī)則進行布局布線,并得出系統(tǒng)在當前頻率條件下,信號質量良好,無明顯失真現(xiàn)象;2對機械結構進行合理的設計,采用兩層殼體與二級殼體灌封的方式對電路板進行保護,對機械材料的選擇與工藝處理進行了介紹。通過分析最大程度的保證設備

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論