基于多DSP的高速通用信號處理平臺的設計與研究.pdf_第1頁
已閱讀1頁,還剩62頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目前,由于某些系統對信號處理的速度、規(guī)模要求越來越高,傳統的單片DSP已不能滿足大量數據處理的要求,所以開發(fā)并行的DSP模塊,利用其強大的并聯擴展能力,組成超高速的浮點運算能力的實時信號處理系統是很有價值的。因此實時性強、精度高和具備高數據吞吐量的大規(guī)模并行信號處理系統是今后信號處理領域發(fā)展的一個重要分支。 基于上述的要求,本文開發(fā)出了一種基于多DSP的高速通用信號處理平臺。該平臺的設計采用了兩片ADSP-TS101處理芯片、兩

2、片自主研發(fā)的專用數字信號處理芯片GA3816和兩片Virtex-4系列FPGA作為該平臺主要的數據處理單元和邏輯控制單元。該平臺能夠通過FPGA動態(tài)地配置GA3816芯片實現對一些常用的算法的運算功能,同時也可以對DSP和FPGA進行編程,從而實現一些更為復雜的算法運算。兩片FPGA之間和一片FPGA到外部系統之間的數據傳輸采用了LVDS(低電壓差分信號)技術,從而使得數據能夠穩(wěn)定的以非常高的速率進行傳輸。 經過調試,該平臺具有

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論