基于SystemVerilog語言功能驗證平臺的研究與應(yīng)用.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、全面快速的設(shè)計驗證是芯片設(shè)計成功的關(guān)鍵所在,當(dāng)前業(yè)界在驗證方面關(guān)注的焦點是功能驗證。但是隨著芯片的功能越來越多,結(jié)構(gòu)越來越復(fù)雜,導(dǎo)致驗證的工作量大大增加,當(dāng)人們用傳統(tǒng)的驗證工具和方法難以按時完成驗證工作時,就出現(xiàn)了所謂“驗證危機”。
  為了適應(yīng)這種形勢,芯片驗證的工具和方法正在發(fā)生迅速而深刻的變革。現(xiàn)在基于RTL(Register Transmit Level)語言的驗證方法正在向基于系統(tǒng)級語言的驗證方法過渡,導(dǎo)致了高級驗證語言

2、的出現(xiàn)和標(biāo)準(zhǔn)化,基于高級驗證語言的驗證方法學(xué)逐漸成為解決眾多驗證問題的一條有希望的途徑。
  本論文的工作重點就是通過研究基于高級驗證語言的驗證方法學(xué),提出一種基于高級驗證語言并綜合利用直接測試、約束隨機測試、面向?qū)ο缶幊?、層次化設(shè)計、覆蓋驅(qū)動驗證和基于斷言的形式化屬性檢查驗證等多種驗證技術(shù)的事務(wù)級驗證方法,針對該驗證方法的特點選擇了IEEE標(biāo)準(zhǔn)語言SystemVerilog語言作為實現(xiàn)該方法學(xué)的載體。
  論文重點分析了驗

3、證平臺及其層次的功能和設(shè)計方法,并將各個層次組合成完整的驗證環(huán)境,分析了基于分層思想的驗證平臺的設(shè)計方法,包括驗證平臺中所含的驗證組件的工作原理?;诜謱铀枷氲尿炞C環(huán)境具有通用性,可根據(jù)被測對象的不同加以改動以實現(xiàn)重用的目的。隨后通過驗證實驗和工程實踐具體分析該驗證平臺的優(yōu)缺點。
  論文基于這種驗證方法設(shè)計液晶顯示屏控制器(Liquid-Crystal Display Controller,LCDC)通用驗證平臺,使動態(tài)仿真較傳

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論